- 全部
- 默认排序
在制造工厂从事技术工作已经超过十个年头,当我静下心来思考这些年在制造业经历的一路变化,不禁感慨万千̷这到底是怎么了?我们的制造业为什么会变得如此结果?
pads简介及设计流程
对于PADS及其发展历史,有兴趣了解的可以上网搜一下,这里我们就简单介绍一下PADS的用途以及我们使用到的PADS组件。PADS是用来设计原理图和PCB的专业软件,功能十分强大,尤其是在多层板的设计上。这里我们不和其它同类软件做比较,每个软件都有自己的有点,全看自己的爱好和工作环境。在具体的设计过程中,主要使用到PADS的3个组件,分别为:PADS Logic、PADS Layout、PADS Router;PADS Logic:用来设计原理图,同时原理图库和库中的元器件也需要在PADS Log
封装、焊盘设计统一采用公制系统,对于特殊器件,资料上没有采用公制标注的,为了避免英公制的转换误差,可以按照英制系统绘制。
我们平时去设计pcb的时候,布局完就是要进行布线了。那么,布线的前提就是需要去规则编辑器里面去设置对应的走线规则或者是间距规则等等的规则。
我们在进行到原理图导入到PCB中会出现各种各样的报错,之前的几种常见的报错我们也已经写过其对应的教程了,那么我们今天来看下出现“Failed to add class member”的这一项错误的解决办法。
我们在进行PCB设计之前需要在原理图中去绘制原理图,那么绘制原理图我们又需要去创建元件库,这个时候就有很多学员会问到这个问题了。就是在我们的元件库或者原理图中,管脚字体的大小该如何更改,以及字体的类型该如何进行更改?
当我们在绘制原理图的时候,电路相同的模块可以进行复制粘贴,得到多个相同的原理图图纸,但是如果直接进行文件复制粘贴会出现ID相同的情况。这个unique ID在原理图和pcb中就是相当于这个元件的唯一身份许可证一样的,所以不可能两个元件之间相同。那么,在我们操作不当的时候造成ID相同怎么办呢?我们就需要对unique id进行复位。
在进行pcb设计的时候,我们经常会进行切换走线的线宽这一项操作。而我们的Allegro 软件中是默认记忆走线线宽的。这个的意思就是我们在连接下一个网络的时候,走线会默认使用连接上一个网络的线宽。那么,这个时候我们就会遇到一个很头疼的问题,就
我们在进行原理图设计的时候,完成之后就需要去进行网表的导出,然后在pcb中去进行设计。有很多学员在原理图导出网表的这一操作中会出现各种各样的报错,那么今天我们就来看看最常见的一项导出网表的报错的解决办法,即”Netlister failed”的报错。